很多朋友对于cadenceregion和不太懂,今天就由小编来为大家分享,希望可以帮助到大家,下面一起来看看吧!
cadence16.6怎么画约束区域
1、打开pad designer,一个焊盘,保存,空间够的话Soldermask区域一般设置为3比较好。打开allegro,一个mechanical。设置工作区域。
2、原理图的绘制主要有以下几个步骤:原理图库的绘制。cadence中库中不可能将你若需要的器件都包括,所以学会库的很重要。原理图的绘制,根据你设计的电路,绘制原理图。
3、Cadence可以设置的。先设置好避让规则,如3mm。再在Constraint Region这个class下面的某一个sub-class层画出一个区域(Shape),再给这个Shape把第一步你设置好的规则赋值给这个Shape,即可。
4、右键新建的原理图文件名,如pag2,选择schematic page properties,把horizontal和vertical里面的width都设为54;在page size里选millimeters,然后选A4或A3后,点确定就可以了。
5、打开PowerDC,新建Workspace。
6、元件库,点“options”--“preferences”--“GridDisplay”,去掉“pointersnaptogrid”前面的勾。调整蓝线的位置,一定要对齐栅格,包含所有蓝线的虚线也要于栅格对齐。
,cadence16.3中设计绘画区域时无法改变Extents的几个值
是有规律的:每改一个值都要兼顾其他3个值,需要符合逻辑。
你当前的操作没有完成,就该大小。可以先右击DONE完成当前操作再到SETUP-DESIGN菜单中修改图纸大小。
把你要设置诚原点的点现在的坐标填到tup-design parameter-design标签下面的move origin里面就好了,如果发现不行,根据提示调整一下上面的extents栏里面的相关值再重试。
outside of drawing extents 设置的PCB outline尺寸太小了,零件放不进去.相信LZ计算过板的尺寸了,肯定是能够摆放的下的,这种情况这几个零件可以手动调整放置。
好了,文章到这里就结束啦,如果本次分享的cadenceregion和问题对您有所帮助,还望关注下本站哦!